gpt4 book ai didi

chisel - 如何交换寄存器的某些位

转载 作者:行者123 更新时间:2023-12-04 08:21:25 25 4
gpt4 key购买 nike

我想交换寄存器变量的某些位,就像下面的例子一样。

val data = Reg(UInt(100.W))
val re_order1 = Wire(UInt(log2Ceil(100).W))
val re_order2 = Wire(UInt(log2Ceil(100).W))
//Exchange the bits of the data register in re_order1 and re_order2
data(re_order1) := data(re_order2)
data(re_order2) := data(re_order1)
我试过用shift和mask来实现,但是发现会很复杂,有没有简单的方法

最佳答案

以下凿子Module做我认为你在这里的目标,即:翻转寄存器中的两个任意动态索引位。这将需要大量 Mux es 来完成这个,但我认为这个例子表明凿子可以非常干净地生成这些。基本策略是将寄存器视为 Vec bool 然后创建一个 Mux这些 bool 值中的每一个都指向任何其他位,具体取决于该位是否被引用为两个位地址之一。
然后将生成的序列转换为新的Vec使用 VecInit然后转换 vecUInt并将其连接回 reg .
这个模块有一点额外的代码来加载寄存器。你可能想以其他方式做到这一点。

import chisel3._
import chisel3.util.log2Ceil
import chiseltest._
import org.scalatest.freespec.AnyFreeSpec
import org.scalatest.matchers.should.Matchers

class FlipBits(bitWidth: Int) extends Module {
val io = IO(new Bundle {
val load = Input(Bool())
val loadValue = Input(UInt(bitWidth.W))
val bitAddress1 = Input(UInt(log2Ceil(bitWidth).W))
val bitAddress2 = Input(UInt(log2Ceil(bitWidth).W))
val out = Output(UInt(bitWidth.W))
})

val reg = RegInit(0.U(bitWidth.W))
val bits = VecInit(reg.asBools())

when(io.load) {
reg := io.loadValue
}.otherwise {
reg := VecInit(bits.indices.map { index =>
val index1 = Mux(index.U === io.bitAddress1, io.bitAddress2, index.U)
val index2 = Mux(index.U === io.bitAddress2, io.bitAddress1, index1)
bits(index2)
}).asUInt
}

io.out := reg
}

关于chisel - 如何交换寄存器的某些位,我们在Stack Overflow上找到一个类似的问题: https://stackoverflow.com/questions/65479309/

25 4 0
Copyright 2021 - 2024 cfsdn All Rights Reserved 蜀ICP备2022000587号
广告合作:1813099741@qq.com 6ren.com