gpt4 book ai didi

concatenation - verilog 连接的方向

转载 作者:行者123 更新时间:2023-12-04 06:15:24 26 4
gpt4 key购买 nike

我是 verilog 的初学者。

几乎所有的连接示例如下。

wire [3:0] result;
reg a, b, c, d;

result = {a, b, c, d};

以下也可以吗?
wire [3:0] result;
wire a, b, c, d;

{a, b, c, d} = result;

最佳答案

分配的 LHS(左侧)确实允许串联。

module mod1;

wire [3:0] result;
wire a, b, c, d;

reg e,f,g,h;

{a, b, c, d} = result; //Invalid, not in procedural construct

assign {a, b, c, d} = result; //Valid
assign {a,{b,c},d} = result; //Valid

initial
{e, f, g, h} = result; //Valid

endmodule

关于concatenation - verilog 连接的方向,我们在Stack Overflow上找到一个类似的问题: https://stackoverflow.com/questions/11111861/

26 4 0
Copyright 2021 - 2024 cfsdn All Rights Reserved 蜀ICP备2022000587号
广告合作:1813099741@qq.com 6ren.com